PLC技术资料
    PLC 设计延时接通电路梯形图.
    发布者:佚名  发布时间:2020/3/16 14:36:54

    设计延时接通电路梯形图。控制要求时序如图4-37所示。输入端Ⅹ0X1接不带自锁按钮,被控设备接于输出端子Y0

    例题分析:根据时序图设计梯形图,如图4-38所示。

    4-38  延时接通梯形图

    当输入Ⅹ0端子的信号接通时,输入继电器的线圈Ⅹ0接通,其常开触点Ⅹ0闭合,内部继电器R0接通,其常开触点R0闭合,接通定时器T0T0的设定值K50开始递减。减至“0”时T0的常开触点闭合,输出继电器Y0相对于X0延迟5s后接通。当输入端Ⅹ1接通后,内部继电器R0失电,R0的常开触点断开,定时器T0复位。T0的常开触点断开,使输出Y00FF

    版权声明PLC信息网转载作品均注明出处,本网未注明出处和转载的,是出于传递更多信息之目的,并不意味 着赞同其观点或证实其内容的真实性。如转载作品侵犯作者署名权,或有其他诸如版权、肖像权、知识产权等方面的伤害,并非本网故意为之,在接到相关权利人通知后将立即加以更正。联系电话:0571-87774297。
0571-87774297